Pada tesis ini dirancang sebuah blok rangkaian demodulator sebagai bagian tag
pasif RFID UHF. Blok demodulator berfungsi untuk ekstraksi sinyal informasi
yang termodulasi pada input sinyal RF ke output sinyal digital. Spesifikasi
rangkaian dalam perancangan ini diturunkan dari standar EPC Class-1
Generation-2 yang memenuhi ISO 18000-6C. Perancangan rangkaian pada tesis
ini menggunakan teknologi CMOS 130 nm. Demodulator dirancang dengan
rangkaian envelope detector dan comparator. Hasil perancangan rengkaian
demodulator kemudian disimulasikan dengan metode corner untuk amplitudo
sinyal ASK dan bit rate. Simulasi menunjukkan bahwa demodulator yang
dirancang telah bekerja sesuai fungsinya untuk tipikal input Vpeak sinyal ASK-PIE
sebesar 250 mV dengan toleransi ±20%. Demodulator dapat bekerja dengan Tari
6.25 ?s untuk berbagai bit rate dari 80 kbps hingga 160 kbps sesuai standar yang
berlaku. Berdasarkan pengujian pengaruh suhu, rangkaian demodulator ini dapat
beroperasi pada suhu -25 oC hingga 40 oC. Sebagai hasil akhir perancangan ini
desain layout telah dibuat sesuai desain schematic dan telah diverifikasi dengan
DRC, LVS, dan ERC.
Perpustakaan Digital ITB