digilib@itb.ac.id +62 812 2508 8800

COVER Alvin Putra Sisdwinugraha
Terbatas  rikrik
» Gedung UPT Perpustakaan

BAB 1 Alvin Putra Sisdwinugraha
Terbatas  rikrik
» Gedung UPT Perpustakaan

BAB 2 Alvin Putra Sisdwinugraha
Terbatas  rikrik
» Gedung UPT Perpustakaan

BAB 3 Alvin Putra Sisdwinugraha
Terbatas  rikrik
» Gedung UPT Perpustakaan

BAB 4 Alvin Putra Sisdwinugraha
Terbatas  rikrik
» Gedung UPT Perpustakaan

BAB 5 Alvin Putra Sisdwinugraha
Terbatas  rikrik
» Gedung UPT Perpustakaan

PUSTAKA Alvin Putra Sisdwinugraha
Terbatas  rikrik
» Gedung UPT Perpustakaan

Makalah ini menyajikan konsep pengendali arus hysteresis baru untuk inverter grid-connected tiga fasa dengan pengurangan rugi-rugi. Konsep ini menggabungkan keunggulan teknik kontrol arus histeresis pita tunggal dan PWM diskontinyu yang memenuhi pulse polarity consistency rule, sehingga mengurangi frekuensi penyaklaran pada level konten harmonik yang sama. Untuk mengurangi rugi-rugi penyaklaran karena fase redundan, satu fasa inverter dijepit selama sepertiga dari periode fundamental keluaran. Model analitik dari konsep pengendali yang diusulkan ini juga telah diturunkan. Hasil simulasi disajikan untuk menunjukkan efektivitas pengendali yang diusulkan.